当前位置:首页 > 报告详情

SESSION 22 Memory Interface.pdf

上传人: 张** 编号:620855 2025-03-31 186页 17.59MB

word格式文档无特别注明外均可编辑修改,预览文件经过压缩,下载原文更清晰!
三个皮匠报告文库所有资源均是客户上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作商用。
本文主要介绍了在高速内存接口中,如何实现低功耗和高性能的数据接收和发送技术。主要内容包括: 1. 提出了一种基于时钟参考的四级脉冲幅度调制(PAM3)收发器,该收发器能够容忍电源噪声、参考偏移和串扰,适用于芯片间和短距离内存接口。该设计在42Gbps的数据率下,每比特能量消耗仅为0.275pJ。 2. 提出了一种用于高带宽内存(HBM)接口的低功耗时钟分配网络,该网络包括正交相位旋转分频器和注入锁定四路时钟发生器,能够提供相位噪声过滤和瞬时切换功能,同时降低了时钟分配网络的功耗。 3. 提出了一种混合型决策反馈均衡器(DFE)用于PAM3接收器,该均衡器结合了直接反馈DFE和循环展开DFE,能够减少反馈时间,实现了42Gbps的数据率。 4. 提出了一种基于ZQ校准的FFE发送器,以及一种PAM-4 LSB DBI-DC编码技术,该设计在单信道下实现了50Gbps的数据率,在多信道下实现了32Gbps的数据率。 5. 提出了一种无延迟电容反馈均衡器,该均衡器能够消除后cursor干扰,实现了32Gbps的数据率,每比特能量消耗仅为0.3pJ。
如何在PAM3中实现低功耗和高性能? 如何设计适用于GDDR7的PAM3接收器? 如何提高PAM4信号传输的可靠性和效率?
客服
商务合作
小程序
服务号
折叠