当前位置:首页 > 报告详情

基于ADC DSP的高速串行接口物理层的关键技术与研究方法.pdf

上传人: Me****y 编号:184447 2024-03-12 32页 4.85MB

word格式文档无特别注明外均可编辑修改,预览文件经过压缩,下载原文更清晰!
三个皮匠报告文库所有资源均是客户上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作商用。
本文主要研究了基于ADC/DSP的高速串行接口物理层的关键技术,包括系统级建模与仿真、电路级技术演进等。文章指出,SerDes发展趋势与应用场景主要包括PAM4/6/8 Bidirectional下一代224Gb/s实现方案,其中ADC+DSP构架主导了224Gb/s的备选实现方案。关键数据包括:112Gb/s PAM-4 TRX的功耗为1.4-3pJ/bit,224Gb/s PAM-4 TRX的功耗为3.03pJ/bit。文章还提到了高速串行接口演进的驱动力,即如何在低功耗、小面积和低成本的前提下解决高速率下的信号完整性问题。此外,文章探讨了发射机和接收机的技术进展,以及基于DLL和ILO的多相时钟产生技术。最后,文章强调了系统级建模与仿真、多学科知识交叉、团队协作和工艺要求等方面的重要性。
"高速串行接口物理层研究的关键技术有哪些?" "基于ADC/DSP的高速串行接口有哪些优势和挑战?" "高速SerDes设计中,如何实现信号完整性和低功耗?"
客服
商务合作
小程序
服务号
折叠