《29-姚彦斌.pdf》由会员分享,可在线阅读,更多相关《29-姚彦斌.pdf(21页珍藏版)》请在三个皮匠报告上搜索。
1、Wingsemi TechnologyEDA辅助的领域专用RISC-V处理器设计隼瞻科技姚彦斌 博士 联合创始人兼CTO公司简介2南京总部和EDA研发中心公司总部和EDA研发中心,负责EDA处理器设计平台和软件工具链的开发工作上海处理器研发中心处理器研发团队所在地,负责隼瞻科技的RISC-V核心IP的研发工作深圳市场和技术支持中心市场和技术支持团队所在地,负责市场开拓,应用开发和客户技术支持珠海SOC开发中心SOC芯片开发中心,负责SOC芯片平台开发和芯片设计服务工作南沙群岛关于隼瞻科技IP授权隼瞻科技是一家提供专用处理器IP和EDA处理器设计平台的创新型高科技公司,为行业提供面向DSA的RI
2、SC-V专用处理器解决方案。公司凭借处理器核、EDA处理器设计平台、跨平台软件生态移植解决方案等优势,推出多种模式结合的IP定制开发解决方案,涵盖高中低端专用处理器门类,可广泛应用于AIOT、DSP、5G网络、汽车电子、人工智能、高算力运算等多种复杂芯片解决方案。EDA授权定制设计RISC-V处理器IP产品Roadmap 隼瞻RISC-V处理器IP产品RoadmapBaseMidHighUltraWing-M130Wing-M500Wing-A500MCWing-A700MCQ2,2023Wing-A900MCQ3,2024Q2,2025Q1,2026Q4,2026Q4,2022Wing-M1
3、00Wing-M130Wing-M130Wing-M050车规核安全核通用核Wing-M130Wing-M510 SPECint2006:17/GHz 高性能HPC,1516级流水线,乱序68发射 虚拟化 多核一致性,支持NoC片上网络 灵活的RVV矢量支持 车规功能安全 TEE可信执行环境 SPECint2006:11/GHz 高性能应用核,1213级流水线,乱序4发射架构 虚拟化 多核一致性,支持4-8核 灵活的RVV矢量支持 车规功能安全 TEE可信执行环境 SPECint2006:5/GHz 高能效核,9级流水线,顺序双发架构 虚拟化 多核一致性,支持4-8核 灵活的RVV矢量支持 车
4、规功能安全 TEE可信执行环境 Dhrystone:3.0 Coremark:5.5 高实时性,8级流水线顺序双发架构 支持RVV 快速中断 支持虚拟化 支持多核配置 高可靠性 车规功能安全 Dhrystone:0.98 Coremark:2.24 压缩的代码密度 极小面积 信息安全&车规功能安全 Dhrystone:2.21 Coremark:4.14 压缩的代码密度 快速中断 信息安全&车规功能安全等效于 ARMCortex M3Cortex M3/M4/M33Cortex M0/M0+Cortex M7Cortex M7/R5/R52Cortex A53/A55/A510Cortex A
5、710/A77/A78Neoverse N2/N3Wing-M130A车规核获得ISO26262 ASIL-D认证处理器敏捷开发平台WingStudio5使用DSA设计工具分析引擎进行设计提取基础RISC-V 处理器家族用户自定义的处理器架构和指令集可配置的DSP 组件架构和指令集提取建模自动化生成引擎DSA自动化设计平台 “WingStudio”专用处理器的设计定义基于垂直领域应用的算法设计输入处理器RTL源代码自动生成引擎使用RISCAL架构描述语言对专用处理器进行设计描述,进而将设计编译到一个多层次的语言“中间件”(Wingsemi IntermediateRepresentation)
6、GCC/LLVM 编译器自动生成引擎处理器验证环境(UVM)自动生成引擎软件工具链自动生成引擎全局形式验证和测试向量生成高度智能化的DSA架构探索引擎高层次架构描述语言“RISCAL”和“Super IR”编译器“一键式”生成RISC-V定制处理器IP包(HDK/SDK)处理器设计技术门槛高项目复杂度高,项目周期长,设计指标难以早期评估实现端工作难度高且工作内容多,人力投入巨大传统人工DSA设计工具VS WingStudio分析引擎助力处理器架构师精准定位问题 RISCAL架构描述语言和DSP组件提升设计效率“一键式”生成,大大降低人力投入,提升交付效率RISC-V开源及可扩展架构优势6专用架