当前位置:首页 > 报告详情

SESSION 22 - High-Speed Analog-to-Digital Converters.pdf

上传人: 2*** 编号:154972 2024-02-04 285页 13.57MB

word格式文档无特别注明外均可编辑修改,预览文件经过压缩,下载原文更清晰!
三个皮匠报告文库所有资源均是客户上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作商用。
本文主要介绍了在ISSCC 2024会议上发表的几篇关于高速模数转换器(ADC)的研究论文。 1. 论文《A 12GS/s 12b 4× Time-Interleaved Pipelined ADC with Comprehensive Calibration of TI Errors and Linearized Input Buffer》提出了一种12GS/s 12b 4× 时间交织流水线ADC,通过全面校准时间交织(TI)误差和线性化输入缓冲器,实现了高速、高分辨率和低功耗。 2. 论文《A 700MHz-BW –164dBFS/Hz-Small-Signal-NSD703mW Continuous-Time Pipelined ADC with On-Chip Digital Reconstruction Achieving <–85dBFS HD3 Using Digital Cancellation of DAC Errors》介绍了一种700MHz带宽,-164dBFS/Hz小信号噪声谱密度,703mW连续时间流水线ADC,通过芯片上的数字重构和DAC误差的数字消除,实现了<–85dBFS HD3。 3. 论文《A 4.8GS/s 7-ENoB Time-Interleaved SAR ADC with Dither-Based Background Timing-Skew Calibration and Bit-Distribution-Based Background Ping-Pong Comparator Offset Calibration》提出了一种4.8GS/s 7-ENoB时间交织SAR ADC,通过基于抖动的时间交织误差校准和基于比特分布的乒乓比较器偏移背景校准,实现了高速、高分辨率和低功耗。 4. 论文《22.5 A 42GS/s 7b 16nm Massively Time-Interleaved Slope-ADCE》介绍了一种22.5 A 42GS/s 7b 16nm大规模时间交织斜率ADC,通过高频率分层采样器和低频率斜率ADC细胞,实现了高速、高分辨率和低功耗。 这些论文展示了高速ADC领域的最新研究成果,为高速ADC的设计和应用提供了新的思路和方法。
高速模数转换器如何实现高线性度? 模数转换器中的时序误差校准方法有哪些? 高速模数转换器如何实现低功耗设计?
客服
商务合作
小程序
服务号
折叠